ترجم باستخدام ترجمة جوجل
دورة حول التعلم الآلي باستخدام Python من المفاهيم الأساسية إلى التطبيقات
من 76.07 QAR /س
الهدف من هذا البرنامج هو تزويدك بالمهارات والخبرات اللازمة لبدء رحلتك والحصول على السبق في التعلم الآلي.
يغطي البرنامج الأنواع الأساسية للتعلم الآلي ، ويقدم فهمًا نظريًا شاملاً للتعلم الآلي مع فرص لممارسة استخدام الخوارزميات والأساليب ،
وأفضل الممارسات المرتبطة بالتعلم الآلي. ستتاح لك أيضًا فرصة تطوير مشاريعك الخاصة باستخدام أطر عمل مفتوحة المصدر ذات صلة و
المكتبات وتطبيق ما تعلمته في دورات مختلفة لمشروع نهائي.
سواء كنت بارعًا بالفعل في برمجة Python والإحصاءات والجبر الخطي ، أو لديك اهتمام عام وترغب في التعلم ،
هذه السلسلة الموجهة للمبتدئين / المتوسطين مناسبة لك.
يغطي البرنامج الأنواع الأساسية للتعلم الآلي ، ويقدم فهمًا نظريًا شاملاً للتعلم الآلي مع فرص لممارسة استخدام الخوارزميات والأساليب ،
وأفضل الممارسات المرتبطة بالتعلم الآلي. ستتاح لك أيضًا فرصة تطوير مشاريعك الخاصة باستخدام أطر عمل مفتوحة المصدر ذات صلة و
المكتبات وتطبيق ما تعلمته في دورات مختلفة لمشروع نهائي.
سواء كنت بارعًا بالفعل في برمجة Python والإحصاءات والجبر الخطي ، أو لديك اهتمام عام وترغب في التعلم ،
هذه السلسلة الموجهة للمبتدئين / المتوسطين مناسبة لك.
المكان
عند المعلم :
- Apricity, Rabat, Morocco
عبر الانترنت من المغرب
من أنا؟
أنا مهندس التحقق من تصميم الأجهزة وطالب دكتوراه في التعلم العميق والأنظمة المدمجة، إذا كنت تبحث عن دورات حول:
الإلكترونيات الرقمية، وعمليات التصميم والتحقق، والذكاء الاصطناعي، والتعلم الآلي، والتعلم العميق، فأنت في المكان الصحيح.
مهارات:
• الذكاء الاصطناعي والتعلم الآلي والتعلم العميق
• منهجيات التحقق: التحقق القائم على UVM، المعتمد على C، الرسمي (SVA)، OOP، التحقق العشوائي المقيد، التحقق المعتمد على المقاييس، مناضد الاختبار المستندة إلى UVM وC، وتغطية الكود.
• اللغات: نظام Verilog، C، C++، Tcl، Verilog، VHDL، Makefile، Python، XML.
• المحاكاة: VCS/Synopsys.
• إدارة البيانات وتتبعها: SVN، JIRA.
• التدفق: خطة التحقق، والجداول الزمنية، وكبار الشخصيات، ومقاعد الاختبار، والتسلسلات وحالات الاختبار، واختبارات التكامل، والتغطية، والمدققين والتأكيدات، والانحدارات.
الإلكترونيات الرقمية، وعمليات التصميم والتحقق، والذكاء الاصطناعي، والتعلم الآلي، والتعلم العميق، فأنت في المكان الصحيح.
مهارات:
• الذكاء الاصطناعي والتعلم الآلي والتعلم العميق
• منهجيات التحقق: التحقق القائم على UVM، المعتمد على C، الرسمي (SVA)، OOP، التحقق العشوائي المقيد، التحقق المعتمد على المقاييس، مناضد الاختبار المستندة إلى UVM وC، وتغطية الكود.
• اللغات: نظام Verilog، C، C++، Tcl، Verilog، VHDL، Makefile، Python، XML.
• المحاكاة: VCS/Synopsys.
• إدارة البيانات وتتبعها: SVN، JIRA.
• التدفق: خطة التحقق، والجداول الزمنية، وكبار الشخصيات، ومقاعد الاختبار، والتسلسلات وحالات الاختبار، واختبارات التكامل، والتغطية، والمدققين والتأكيدات، والانحدارات.
المستوى التعليمي
طالب دكتوراه: تطوير/تحسين الأنظمة المدمجة وخوارزميات معالجة الصور للكشف عن المخالفات المرورية في الوقت الفعلي.
مهندس في الأنظمة الإلكترونية المدمجة.
مهندس في الأنظمة الإلكترونية المدمجة.
الخبرة / المؤهلات
أكثر من عامين كمهندس تحقق.
سنة واحدة + كمهندس برمجيات سيارات.
مهارات:
• الذكاء الاصطناعي والتعلم الآلي والتعلم العميق
• منهجيات التحقق: التحقق القائم على UVM، المعتمد على C، الرسمي (SVA)، OOP، التحقق العشوائي المقيد، التحقق المعتمد على المقاييس، مناضد الاختبار المستندة إلى UVM وC، وتغطية الكود.
• اللغات: نظام Verilog، C، C++، Tcl، Verilog، VHDL، Makefile، Python، XML.
• المحاكاة: VCS/Synopsys.
• إدارة البيانات وتتبعها: SVN، JIRA.
• التدفق: خطة التحقق، والجداول الزمنية، وكبار الشخصيات، ومقاعد الاختبار، والتسلسلات وحالات الاختبار، واختبارات التكامل، والتغطية، والمدققين والتأكيدات، والانحدارات.
سنة واحدة + كمهندس برمجيات سيارات.
مهارات:
• الذكاء الاصطناعي والتعلم الآلي والتعلم العميق
• منهجيات التحقق: التحقق القائم على UVM، المعتمد على C، الرسمي (SVA)، OOP، التحقق العشوائي المقيد، التحقق المعتمد على المقاييس، مناضد الاختبار المستندة إلى UVM وC، وتغطية الكود.
• اللغات: نظام Verilog، C، C++، Tcl، Verilog، VHDL، Makefile، Python، XML.
• المحاكاة: VCS/Synopsys.
• إدارة البيانات وتتبعها: SVN، JIRA.
• التدفق: خطة التحقق، والجداول الزمنية، وكبار الشخصيات، ومقاعد الاختبار، والتسلسلات وحالات الاختبار، واختبارات التكامل، والتغطية، والمدققين والتأكيدات، والانحدارات.
السن
الأطفال (7-12 سنة)
شباب (13-17 سنة)
الكبار (18-64 سنة)
الكبار (65 سنة فأكثر)
مستوى الطالب
مبتدئ
متوسط
المدة
60 دقيقة
الدرس يدور باللغة
الإنجليزية
الفرنسية
العربية
مهارات
الجاهزية في الأسبوع العادي
(GMT -05:00)
نيويورك
Mon
Tue
Wed
Thu
Fri
Sat
Sun
00-04
04-08
08-12
12-16
16-20
20-24
إذا كنت تسعى لاكتساب ميزة تنافسية في مجال VLSI ، فقد وجدت المورد المثالي. بصفتي مهندسًا متمرسًا للتحقق من تصميم الأجهزة ، أقدم خدماتي التعليمية للأفراد المهتمين بالتعمق في الإلكترونيات الرقمية ، بالإضافة إلى دوائر FPGA / ASIC / SoC. سواء كنت بحاجة إلى مساعدة في التصميم (VHDL أو VERILOG أو SYSTEMVERILOG) أو التحقق (سينوبسيس المحاكاة) ، فأنا مجهز جيدًا لتقديم الدعم الذي تحتاجه. لا تتردد في التواصل معي دون تردد.
ضمان المدرس المناسب





